Power-Clock-Gating in adiabatischen Logikschaltungen
-
Published:2006-09-06
Issue:
Volume:4
Page:275-280
-
ISSN:1684-9973
-
Container-title:Advances in Radio Science
-
language:en
-
Short-container-title:Adv. Radio Sci.
Author:
Teichmann Ph.,Fischer J.,Amirante E.,Schmitt-Landsiedel D.
Abstract
Abstract. In statischen CMOS-Schaltungen wird Clock-Gating verwendet, um inaktive Schaltungsgruppen abzuschalten und damit dynamische Verluste zu reduzieren. Leckströme gewinnen in den neuen Technologien zunehmend an Bedeutung, und statische Verluste treten auf, die durch Power-Gating reduziert werden. Da adiabatische Logik eine getaktete Versorgungsspannung benutzt, kann hier mittels eines einzigen Switches sowohl ein Clock- als auch ein Power-Gating implementiert werden. Da der Switch auch die Verluste im eingeschalteten Zustand erhöht, muss ein besonderes Augenmerk auf die Auswahl und die Dimensionierung des Switches gelegt werden. Dieser Artikel zeigt die Grundlagen des Power-Clock-Gatings (PCG) in adiabatischer Logik, Betrachtungen zur Auswahl der geeigneten Switchtopologie und Vorschriften für die Dimensionierung des Switches. Des weiteren wird auf die Auswirkungen des PCG auf den Oszillator eingegangen.
Publisher
Copernicus GmbH
Reference12 articles.
1. Arsalan,~M. and Shams,~M.: Charge-Recovery Power Clock Generators for Adiabatic Logic Circuits, Proc. of the 18th Intern. Conf. on VLSI Design, 2005. 2. Athas,~W C., Svensson,~J., Koller,~J G., Tzartzanis,~N., and Chou,~E Y.: Low-power digital systems based on adiabatic-switching principles, in IEEE Trans. on VLSI Systems, 2, 398–406, 1994. 3. Drazdziulis,~M. and Larsson-Edefors,~P.: A Gate Leakage Reduction Strategy for Future CMOS Circuits, ESSCIRC Europ. Solid Zustand Circuit Conf., 317–320, 2003. 4. Hamzaoglu,~F. and Stan,~M R.: Circuit-Level Techniques to Control Gate Leakage for sub-100nm CMOS, ISLPED, 60–63, 2002. 5. Hemani,~A., Meincke,~T., Kumar,~S., Postula,~A., Olsson,~T., Nilsson,~P., Oberg,~J., Ellervee,~P., and Lundqvist,~D.: Lowering power consumption in clock by using Globally Asynchronous Locally Synchronous design style, Proc. of the 36th ACM/IEEE conf. on Design automation, 873–878, 1999.
|
|