Author:
Duenha Liana,Magalhães Felippi Crominski,Santos Mateus Tostes dos,Santos Ricardo Ribeiro dos
Abstract
Este artigo mostra os resultados da aplicação de simuladores funcionais de processadores como recurso didático adicional para ensino de arquitetura de computadores. Especificamente, o artigo mostra o uso de simuladores para avaliação de preditores de desvios como parte de uma metodologia auxiliar durante o ensino deste tópico na disciplina Arquitetura de Computadores. A metodologia consiste em utilizar traços de execução de um conjunto de aplicações gerados por simuladores de quatro modelos de processadores e, a partir destes, caracterizar e avaliar o desempenho de oito preditores de desvios.
Publisher
Sociedade Brasileira de Computacao - SB
Reference14 articles.
1. Diana Morandi, Maicon Carlos Pereira, André Luis Alice Raabe, and Cesar Albenes Zeferino. Um processador básico para o ensino de conceitos de arquitetura e organização de computadores. HÍFEN, 30(58), 2006.
2. Angela Carbone and Jens J Kaasbøll. A survey of methods used to evaluate computer science teaching. In ACM SIGCSE Bulletin, volume 30, pages 41–45. ACM, 1998.
3. L Duenha and R Azevedo. Utilização dos simuladores do mpsocbench para o ensino e aprendizagem de arquitetura de computadores. International Journal of Computer Architecture Education (IJCAE), 5(1):26–31, 2016.
4. Rodolfo Azevedo, Sandro Rigo, Marcus Bartholomeu, Guido Araujo, Cristiano Araujo, and Edna Barros. The ArchC Architecture Description Language and Tools. In International Journal of Parallel Programming. Vol. 33, No. 5, pages 453–484. October 2005.
5. Liana Duenha, Marcelo Guedes, Henrique Almeida, Matheus Boy, and Rodolfo Azevedo. Mpsocbench: A toolset for mpsoc system level evaluation. In Proceedings of the International Conference on Embedded Computer Systems: Architectures, Modeling, and Simulation (SAMOS XIV), INSPEC Number: 14564763, pages 164–171. IEEE, July 2014.