Affiliation:
1. НИУ МИЭТ
2. НИУ МИЭТ; АО «НИИМА «Прогресс»
3. АО «НИИМА «Прогресс»
Abstract
В работе представлена методика проектирования детекторов уровня принимаемого сигнала с автоматической коррекцией выходного смещения, построенных на основе логарифмического усилителя с емкостной развязкой и гальванической связью. Описан принцип процесса логарифмирования схемы последовательного детектирования. Схемы разработаны в технологическом базисе завода «Микрон» 90 нм (HCMOS10_LP CMOS 90 nm). Представлена структурная схема и усилители-детекторы.
Reference5 articles.
1. Greshishchev Y.M., Schvan P.S. A 60-dB gain, 55-dB dynamic range, 10-Gb/s broad-band SiGe HBT limiting amplifier // IEEE J. Solid-State Circuits. vol. 34. pp. 1914–1920. 1999.
2. Hughes R.S. Logarithmic Amplification: With Application to Radar and Ew // Published 1986, Engineering.
3. Scheinberg N., Michels R. «A monolithic GaAs low power L-band successive detection logarithmic amplifier» // Published 1 February 1994. Physics. IEEE Journal of Solid-state Circuits.
4. Chua L. A GaAs MMIC for a 2-7 GHz successive detection logarithmic amplifier // Published 1 June 1992. Physics. 1992. IEEE Microwave Symposium Digest MTT-S.
5. Nagar S., Mazhari B. A new approach to topology selection for cell-level analog circuits // 17th International Conference on VLSI Design. Proceedings. 9-9 Jan. 2004.